Circuitos integrados de interfaz para computación cuántica

El objetivo principal de esta línea consiste en la construcción y validación experimental de modelos de operación de dispositivos en tecnología CMOS de nano escala en el rango de temperaturas criogénicas por debajo de los 2 K y su empleo en el diseño y fabricación de celdas básicas y sistemas para la implementación de los bloques de control y readout operando a 10 GHz necesarios para la construcción de computadores cuánticos funcionales. Todo esto, además incorporando técnicas de diseño low-voltage, low-power para no sobrepasar la máxima capacidad de refrigeración actual en el régimen criogénico (500 µW/qubit).

Grupo